Каждая из микросхем состоит из четырех двухвходовых селекторов-мультиплексоров с тремя состояниями на выходе. Каждый из четырех мультиплексоров имеет по два входа данных. Для их выбора служит вход выбора данных SED. На этот вход мы подаем импульсы с частотой 50 Гц с синхрогенератора. В момент: когда на вход SED подано напряжение низкого уровня, выбираются входы DN.0 одновременно всех четырех мультиплексоров, а когда на входе SED оказывается напряжение высокого уровня, тогда выбираются входы DN.1 всех четырех мультиплексоров одновременно. Информация на выход микросхемы передается без инверсии.
На вход разрешения EZ подается напряжение высокого уровня, тем самым мы разрешаем проход данных на выходы D0 – D3.
Функциональная схема электронного ключа на базе микросхемы SN74H257.
Рисунок 4.23.
Применяемый в разработке сумматор выходных сигналов построен на двух корпусах микросхем CD4052. Эти микросхемы являются демультиплексорами, содержащими по 8 каналов коммутации цифровых и аналоговых сигналов, которые организованы как четырехканальный дифференциальный коммутатор (рис. 4.24) [ 13 ].
Этот демультиплексор управляется двухразрядным кодом (SEC и SED). На вход разрешения SED подается напряжение высокого уровня, а на вход разрешения SEC подается сигнал частотой 50 Гц с синхрогенератора. Когда на входе SEC находится напряжение с низким потенциалом, выбираются входы 3C и 3D, а когда с высоким - обеспечивается коммутация входов 4C и 4D.
Функциональна схема демультиплексора CD4052.
Рисунок 4.24.
Этот демультиплексор управляется двухразрядным кодом (SEC и SED). На вход разрешения SED подается напряжение высокого уровня, а на вход разрешения SEC подается сигнал частотой 50 Гц с синхрогенератора. Когда на входе SEC находится напряжение с низким потенциалом, выбираются входы 3C и 3D, а когда с высоким - обеспечивается коммутация входов 4C и 4D.
5. Разработка и расчет принципиальной схемы.
В описании схемы электрической принципиальной будет рассмотрен только один видеотракт, поскольку второй является полностью идентичным. Также будут рассмотрены цепи синхронизации, которые являются общими для обоих видеотрактов, оконечные усилители и блок питания телекамеры.
Видеосигнал с выхода ПЗС матрицы ICX059AK (микросхема D1) (ножка 8) поступает на затвор полевого транзистора 3SK133, включенного по схеме с общим стоком. Его нагрузкой является резистор R8. Напряжение видеосигнала, снимаемое с этого резистора, подается через разделительные конденсаторы C22 и C23 на входы микросхемы CXA1390AR (D9) (ножки 37 и 38), в которой производится первичное цветоделение и усиление видеосигнала. Первичное цветоделение осуществляется по импульсам выборки XSP1 и XSP2, подаваемым с тимминг-генератора (микросхема CXD1265R (D10)) на ножки 40 и 42 соответственно. При работе телекамеры в черно-белом режиме эти импульсы отсутствуют. Восстановление уровней сигналов осуществляется по импульсам выборки-хранения XSHP и XSHD, поступающих с тимминг-генератора на ножки 34 и 35 соответственно.
Импульсы XSH1 и XSH2, подаваемые на ножки 1 и 48 соответственно, служат в качестве напряжения выборки-хранения при черно-белом сигнале. Импульсы CLP1-CLP4 подаются на все микросхемы видеотракта (кроме CXL1517N (D13)) для восстановления уровня черного в видеосигнале.
В микросхеме CXA1390AR задействована система подавления цветности, которая срабатывает при попадании в кадр объектов, имеющих чрезмерную яркость. Полученный в итоге сигнал коррекции CS поступает на выход микросхемы (ножка 10). Уровень этого сигнала поддерживается с помощью конденсатора С38 и может регулироваться подборочным резистором R18.
Также в этой микросхеме предусмотрена система автоматической регулировки уровня (АРУ (AGC)) сигнала. Максимальная величина амплитуды видеосигнала, до которой будет срабатывать схема AGС, устанавливается подборочным резистором R16. Чувствительность AGC по сигналу коррекции CS устанавливается подборочным резистором R24.
Широкополосный сигнал яркости YH, получаемый в микросхеме CXA1390AR, поступает на выход этой микросхемы (ножка 3).
Полученные в результате предварительного разделения цветности сигналы S1 и S2 поступают через выходы микросхемы CXA1390AR (ножки 4 и 5 соответственно) на входы видеопроцессора (микросхема CXA1391R (D14)), туда же поступает через разделительный конденсатор С93 сигнал коррекции SH и сигнал YH, который предварительно задерживается на длительность t, подбираемую при настройке, и проходит через фильтр нижних частот (ФНЧ (LPF), расчет которого будет приведен далее). Входными ножками для этих сигналов являются соответственно 49, 48, 16 и 64 ножки.
Из сигналов S1 и S2 методами, описанными в разработке функциональной схемы, получают два цветоразностных сигнала R-Y и B-Y. Необходимыми элементами для тих преобразований являются три линии задержки на одну строку, которые построены на отдельной микросхеме CXL1517N. Задерживаются: сигнал цветности C0, узкополосный сигнал яркости Y0 и он же задерживается еще на одну строку (Y1). Задержанные сигналы с выходов микросхемы CXL1517N (ножки 9, 11 и 14) проходят через эмиттерные повторители (ЭП), собранные на транзисторах BC205B, которые усиливают их по току и одновременно являются согласующими элементами (расчет ЭП будет приведен далее).
Необходимым управляющим сигналом является импульсный сигнал ID, двойной строчной частоты, который поступает на ножку 41 с тимминг-генератора.
Широкополосный сигнал яркости YH2 задействован в схеме горизонтальной апертурной коррекции HAP, которая находится в микросхеме CXA1592R (D24). Для образования сигнала YH2 необходимым элементом является линия задержки на одну строку, которая вынесена за пределы видеопроцессора. Линией задержки может быть, например, микросхема CXL5504 или любая линия задержки, аналогичная ей. Сигнал YH подается с ножки 4 на линию задержки, а затем пропускается через ФНЧ и возвращается в видеопроцессор на ножку 2. В результате полученные сигналы YH1 и YH2, который был образован в результате суммирования YH и YH1, подаются на выходы ножки 5 и 6 соответственно.
Сигнал подавления цветности CS, который был просуммирован с сигналом VAP, полученным на выходе схемы вертикальной апертурной коррекции в видеопроцессоре, поступает на выход (ножка 24).
Видеопроцессор содержит управляемые линии задержки. Потенциометром R35 можно регулировать время задержки сигналов С0 (цветности) и Y0 (узкополосного сигнала яркости). Потенциометром R36 регулируется время задержки сигналов основных цветов R, G и B и сигнала подавления цветности.
Ниже приведена таблица с указанием подборочных резисторов и функций, выполняемых ими.
Подборочные резисторы | Функции |
R28, R29 | Установка амплитуды Y1 и Y2 |
R40 | Установка амплитуды С1 |
R41 | Установка амплитуды YH |
R52 | Установка амплитуды сигнала VAP |
R51, R66 | Установка амплитуд B и R |
R53 | Вольтодобавка VAP |
R68 | Регулировка схемы АББ (WB) |
R69, R70 | Уровни R-Y и B-Y |
R81 | Вольтодобавка к R, G и B |
R82 | Установка коэффициента g-коррекции |
Таблица 5.1.