Средний коэффициент kЗ заполнения печатной платы можно определить по формуле:
Коэффициент заполнения считается удовлетворительным.
Эскиз печатной платы с расположением элементов:
Рис. 3
6. Расчет помехоустойчивости функционирования изделия ЭС
Для обеспечения надежности функционирования электрических схем актуальным является определение параметров линий связи печатных проводников и степени влияния их друг на друга.
Для оценки помехоустойчивости изделия ЭВС на печатной плате определяют емкостную и индуктивную составляющие паразитной связи, которые зависят соответственно от паразитной емкости между печатными проводниками и паразитной взаимоиндукции между ними. Исходными данными для расчета помехоустойчивости от влияния перекрестных помех между соседними проводниками могут быть (эквивалентная схема возникновения помех рисунок 4):
Рис 4 – Эквивалентная схема
— напряжение на входе активной линии связи, Е=Е0еjwt;
— w – круговая частота генератора;
— R1, R2, R3 – сопротивление нагрузок в активной и пассивной линиях связи; тип электрических соединений;
— eг – относительная диэлектрическая проницаемость связи между проводниками связи;
— S, b - расстояние между проводниками и ширина проводников соответственно, в зависимости от класса точности изготовления печатной платы (b; S≥0,6 мм; ≥0,45 мм; ≥0,25 мм; ≥0,15 мм соответственно для 1, 2, 3, 4 классов точности)
— l - максимальная длина области взаимной связи проводников (см. рисунок 5);
Рис. 5 - Взаимное расположение печатных проводников
— Nn - помехоустойчивость микросхем или транзисторов.
Диэлектрическая проницаемость среды между проводниками, расположенными на наружных слоях платы покрытой лаком, er=0,5(eп+eл),
где eп и eл - диэлектрические проницаемости материала печатной платы и лака (для стеклотекстолита eп = 6, для лаков УР-23 (и ЭП9114) eл =4
Выбираем на плате наиболее протяженный участок проводников расположенных параллельно друг другу, на минимальном расстоянии. Считаем паразитные параметры для этого участка т.к. для него они будут максимальными. Исходные данные для расчета приведены в таблице 3:
Таблица 3.
Параметры печатных проводников | |||
S, мм | li, мм | ti, мм | L0, мм |
0,4 | 40 | 0,4 | 0,8 |
S – расстояние между краями соседних проводников;
l1 – длина взаимного перекрытия проводников;
tl – ширина печатных проводников;
Lo – расстояние между центрами двух соседних проводников.
Расчёт паразитной ёмкости:
Паразитную емкость между двумя печатными проводниками можно определить по формуле:
, (6.1)где Спог – погонная емкость между двумя проводниками печатного рисунка, определяется по формуле:
, (6.2)где Кn – коэффициент пропорциональности, зависит от S1/t1 или Нм/t1 и
выбирается по графику в соответствии ОСT 4.ГО 010.009–88 (0,12 пФ/см);
еr – диэлектрическая проницаемость среды между проводниками, определяется по формуле:
, (6.3)где en , eл – диэлектрические проницаемости соответственно материала диэлектрика платы и лака покрытия печатной платы (en=6 для стеклотекстолита, eл =4 для лака типа УР-213 и ЭП Э114).
Подставляя численные значения в формулы 6.1 – 6.3, получим:
; (пФ/см); (пФ).Расчёт паразитной взаимоиндукции и индуктивности:
Паразитная взаимоиндукция между печатными проводниками М, нГн, определяется по формуле:
; (6.4) (нГн).Индуктивность печатного проводника L1, мкГн, определяется по формуле:
, (6.5)где Lпог – погонная индуктивность печатного проводника, мкГн/см, определяется по графику в соответствии с ОСТ 4.ГО.010.089–88 (Lпог=0,015 мкГн/см).
(мкГн);Сопротивление изоляции между проводниками линий связи. Для проводников, расположенных на одной поверхности печатной платы:
Определение сопротивления изоляции печатных цепей, расположенных на поверхности печатной платы, можно произвести по формуле:
RN=r0* S/l ,
где r0- удельное поверхностное сопротивление основания печатной платы (для печатной платы из стеклотекстолита r0= 5*1010 Ом)
RN=5*1010*0,4/40=5 ГОм.
Определяем действующее напряжение помехи на сопротивлениях R2 и R3: При расчете помехоустойчивости печатных узлов нагрузкой пассивной и активной линий можно считать входное сопротивление микросхем. Расчет можно провести по выражению:
,В состоянии логической "1", помеха слабо влияет на срабатывание логического элемента, поэтому, рассмотрим случай, когда на входе микросхемы логический "0".
1. Тип KP1157EH602А
=1,5В, =1*10-3 мА, =0,9В, =0,22 мА.Тогда можно определить входное и выходное сопротивления:
= / =1,5/1*10-6=1,5 МОм = / =0,9/0,22*10-3= 4 кОм =Сравниваем действующее напряжение помех с помехоустойчивостью микросхемы. Для KP1157EH602А Uп=0,9 В.
Следовательно, действие помехи не приведёт к нарушению работоспособности системы.
2. Тип К561ТЛ1
=1,5В, =1*10-3 мА, =0,9В, =0,22 мА.Тогда можно определить входное и выходное сопротивления:
= / =1,5/1*10-6=1,5 МОм = / =0,9/0,22*10-3= 4 кОм =Сравниваем действующее напряжение помех с помехоустойчивостью микросхемы. Для LM358N Uп=3 В. Следовательно, действие помехи не приведёт к нарушению работоспособности системы.
3. Тип К561ИЕ11
=1,5В, =1*10-3 мА, =0,9В, =0,22 мА.Тогда можно определить входное и выходное сопротивления:
= / =1,5/1*10-6=1,5 МОм