МИНИСТЕРСТВО ОБРАЗОВАНИЯ РОССИЙСКОЙ ФЕДЕРАЦИИ
ОРЛОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ
на тему: «Технология изготовления кристаллов полупроводниковых интегральных микросхем »
Дисциплина: «Материаловедение и материалы электронных средств»
Выполнил студент группы 31-Р
Козлов А. Н.
Руководитель Косчинская Е. В.
Содержание
Введение
Часть I. Аналитический обзор
1.1 Интегральные схемы
1.6 Механическая обработка монокристаллического кремния
1.7 Операция разделения подложек на платы
Технология изготовления интегральных микросхем представляет собой совокупность механических, физических, химических способов обработки различных материалов (полупроводников, диэлектриков, металлов), в результате которой создается ИС.
Повышение производительности труда обусловлено в первую очередь совершенствованием технологии, внедрением прогрессивных технологических методов, стандартизацией технологического оборудования и оснастки, механизацией ручного труда на основе автоматизации технологических процессов. Значимость технологии в производстве полупроводниковых приборов и ИС особенно велика. Именно постоянное совершенствование технологии полупроводниковых приборов привело на определенном этапе ее развития к созданию ИС, а в дальнейшем — к широкому их производству.
Производство ИС началось примерно с 1959 г. На основе предложенной к этому времени планарной технологии. Основой планарной технологии послужила разработка нескольких фундаментальных технологических методов. Наряду с разработкой технологических методов развитие ИС включало исследования принципов работы их элементов, изобретение новых элементов, совершенствование методов очистки полупроводниковых материалов, проведение их физико-химических исследований с целью установления таких важнейших характеристик, как предельные растворимости примесей, коэффициенты диффузии донорных и акцепторных примесей и др.
За короткий исторический срок современная микроэлектроника стала одним из важнейших направлений научно-технического прогресса. Создание больших и сверхбольших интегральных микросхем, микропроцессоров и микропроцессорных систем позволило организовать массовое производство электронных вычислительных машин высокого быстродействия, различных видов электронной аппаратуры, аппаратуры управления технологическими процессами, систем связи, систем и устройств автоматического управления и регулирования.
Микроэлектроника продолжает развиваться быстрыми темпами, как в направлении совершенствования полупроводниковой интегральной технологии, так и в направлении использования новых физических явлений.
Часть I. Аналитический обзор
1.1 Интегральные схемы
В процессе развития микроэлектроники (МЭ) номенклатура ИС непрерывно изменялась. Главный тип ИС в настоящее время — полупроводниковые ИС.
Классификация ИС.
Классификация ИС может производиться по различным признакам, ограничимся одним. По способу изготовления и получаемой при этом структуре различают два принципиально разных типа интегральных схем: полупроводниковые и пленочные.
Полупроводниковая ИС — это микросхема, элементы которой выполнены в приповерхностном слое полупроводниковой подложки. Эти ИС составляют основу современной микроэлектроники.
Пленочная ИС — это микросхема, элементы которой выполнены в виде разного рода пленок, нанесенных на поверхность диэлектрической подложки. В зависимости от способа нанесения пленок и связанной с этим их толщиной различают тонкопленочные ИС (толщина пленок до 1-2 мкм) и толстопленочные ИС (толщина пленок от 10-20 мкм и выше).
Поскольку до сих пор никакая комбинация напыленных пленок не позволяет получить активные элементы типа транзисторов, пленочные ИС содержат только пассивные элементы (резисторы, конденсаторы и т. п.). Поэтому функции, выполняемые чисто пленочными ИС, крайне ограничены. Чтобы преодолеть эти ограничения, пленочную ИС дополняют активными компонентами (отдельными транзисторами или ИС), располагая их на той же подложке и соединяя с пленочными элементами. Тогда получается ИС, которую называют гибридной.
Гибридной ИС (или ГИС) — это микросхема, которая представляет собой комбинацию пленочных пассивных элементов и активных компонентов, расположенных на общей диэлектрической подложке. Дискретные компоненты, входящие в состав гибридной ИС, называются навесными, подчеркивая этим их, обособленность от основного технологического цикла получения пленочной части схемы.
Еще один тип «смешанных» ИС, в которых сочетаются полупроводниковые и пленочные интегральные элементы, называют совмещенными.
Совмещенная ИС — это микросхема, у которой активные элементы выполнены в приповерхностном слое полупроводникового кристалла (как у полупроводниковой ИС), а пассивные нанесены в виде пленок на предварительно изолированную поверхность того же кристалла (как у пленочной ИС).
Совмещенные ИС выгодны тогда, когда необходимы высокие номиналы и высокая стабильность сопротивлений и емкостей; эти требования легче обеспечить с помощью пленочных элементов, чем с помощью полупроводниковых.
Во всех типах ИС межсоединения элементов осуществляются с помощью тонких металлических полосок, напыленных или нанесенных на поверхность подложки и в нужных местах контактирующих с соединяемыми элементами. Процесс нанесения этих соединительных полосок называют металлизацией, а сам «рисунок» межсоединений — металлической разводкой.
В данной курсовой работе рассмотрена технология изготовления плат полупроводниковых интегральных микросхем. Полупроводниковая интегральная микросхема – это микросхема, элементы которой выполнены в приповерхностном слое полупроводниковой подложки. Эти ИС составляют основу современной микроэлектроники. Размеры кристаллов у современных полупроводниковых интегральных микросхем достигают 20x20 мм, чем больше площадь кристалла, тем более многоэлементную ИС можно на ней разместить. При одной и той же площади кристалла можно увеличить количество элементов, уменьшая их размеры и расстояния между ними.
Полупроводники в виде пластин или дисков, вырезанных из монокристаллов, называются подложками. В их объеме и на поверхности методами травления, окисления, диффузии, эпитаксии, имплантации, фотолитографии, другими технологическими приемами формируются элементы микросхем электронных приборов и устройств.
Качество поверхности подложки определяется ее микрорельефом (шероховатостью), кристаллическим совершенством поверхностных слоев и степенью их физико-химической чистоты. Поверхность подложки характеризуется неплоскостностью и непараллельностью. Высокие требования предъявляются и к обратной — нерабочей стороне подложки. Неодинаковая и неравноценная обработка обеих сторон подложки приводит к дополнительным остаточным механическим напряжениям и деформации кристалла, что обусловливает изгиб пластин.
После механической обработки в тонком приповерхностном слое подложки возникает нарушенный слой. По глубине он может быть разделен на характерные зоны. Для кристаллов Ge, Si, GaAs и других после их резки и шлифования на глубине 0,3...0,5 средней высоты неровностей расположена рельефная зона, в которой наблюдаются одинаковые виды нарушений и дефектов монокристаллической структуры: монокристаллические сколы, невыкрошившиеся блоки, трещины, выступы и впадины различных размеров. После резки дефекты располагаются в основном под следами от режущей кромки алмазного диска в виде параллельных дорожек из скоплений дефектов, в шлифованных кристаллах — равномерно по сечению. При полировании первый слой представляет собой поверхностные неровности, относительно меньшие, чем при шлифовании, и в отличие от шлифованной поверхности он является аморфным. Второй слой также аморфный, его глубина в 2...3 раза больше, чем поверхностные неровности. Третий слой является переходным от аморфной структуры к ненарушенному монокристаллу и может содержать упругие или пластические деформации, дислокации, а в некоторых случаях и трещины. В процессе обработки и подготовки поверхности подложек полупроводников необходимо создание совершенных поверхностей, имеющих высокую степень плоскопараллельности при заданной кристаллографической ориентации, с полным отсутствием нарушенного слоя, минимальной плотностью поверхностных дефектов, дислокаций и т.д. Поверхностные загрязнения должны быть минимальными.
1.Оптимальное значение ширины запрещенной зоны, которая обусловила достаточно низкую концентрацию собственных носителей и высокую рабочую температуру.
2.Большой диапазон реально достижимых удельных сопротивлений в пределах от 10-3 Ом-см (вырожденный) до 105 (близкий к собственному).
3.Высокое значение модуля упругости, значительная жесткость (большая, чем, например, у стали).