К155ЛА3 – микросхема логических элементов 2И – НЕ.
В одном корпусе содержится 4 логических элемента. Цоколевка микросхемы (рис. 5.1.), её условное графическое обозначение и основные параметры приведены ниже.

U0вых, не более, В0,4
U1вых, не менее, В2,4
I0вх, не более, мА-1,6
I1вх, не более, мА0,04
I0вых, не более, мА16
t10зд.р., не более, нс15
t01зд.р., не более, нс22
I1пот, не более, мА8
I0пот, не более, мА12
Краз, не более10
Рис. 5.1
К155ТМ2 – микросхема содержит два независимых комбинированных D-триггера, имеющих общую цепь питания. У каждого триггера имеется один информационный вход

, вход синхронизации С и два дополнительных входа

и

независимой асинхронной установки триггера в единичное и нулевое состояния, а также комплиментарные выходы Q и

(рис. 5.2). Логическая структура одного D-триггера содержит следующие элементы: основной асинхронный RS-триггер, вспомогательный синхронный RS-триггер записи логической единицы (высокого уровня) в основной триггер, вспомогательный синхронный RS-триггер записи логического нуля (низкого уровня) в основной триггер. Входы

и

— асинхронные, потому что они работают (сбрасывают состояние триггера) независимо от сигнала на тактовом входе, активный уровень для них низкий (т. е. инверсные входы

и

).
Асинхронная установка D-триггера в единичное или нулевое состояния осуществляется подачей взаимопротивоположных логических сигналов на входы

и

. В это время входы D и С не влияют.
Если на входы

и

одновременно подать сигнал низкого уровня (логический нуль), то на обоих выходах триггера Q и

будет высокий уровень (логическая единица). Однако после снятия этих сигналов со входов

и

состояние триггера будет неопределенным. Поэтому комбинация

=

= 0 для этих входов является запрещенной.
Загрузить в триггер входные уровни В или Н (т. е. логические 1 или 0) можно, если на входы

и

подать напряжение высокого уровня:

=

= 1. Сигнал от входа D передается на выходы триггера при поступлении положительного перепада импульса на вход С (изменение от низкого к высокому). Однако, чтобы D-триггер переключался правильно (согласно таблице состояний, табл. 5.1), необходимо уровень на входе D зафиксировать заранее, т. е. до прихода перепада на вход С. Причем этот защитный временной интервал должен быть больше времени задержки распространения сигнала в триггере (определяется по справочнику).
Цоколевка микросхемы ТМ2 приведена на рис. 5.2, а основные параметры см. ниже:

Uи.п., В5
U0вых, не более, В0,4
U1вых, не менее, В2,4
I0вх, не более, мА-1,6 (вх.2, 4, 10, 12)
I0вых, не более, мА-
I1вых, не более, мА-
Iпот, не более, мА30
t10зд.р., не более, нс25
t01зд.р., не более, нс40
I1вх, не более, мА0,04 (вх. 2, 12)
I1пот, не более, мА-
Fp, не более, МГц10
Краз, не более10
Рис. 5.2.
Таблица 5.1.
К155ИЕ7 – двоичный четырёхразрядный реверсивный счетчик с предварительной записью.
Условное обозначение и цоколевка этого счетчиков дана на рис. 5.3. Особенностью данного счетчиков является его построение по синхронному принципу, т. е. все триггеры, входящие в схему, переключаются одновременно от одного тактового импульса. Тактовые входы: для счета на увеличение

(вывод 5) и на уменьшение

(вывод 4) — раздельные, прямые динамические. Поэтому состояние счетчика будет изменяться по фронту тактового импульса. Направление счета (увеличение или уменьшение на единицу) определяется тем, на какой из тактовых входов (вывод 5 или 4) подается положительный перепад. В это время на другом тактовом входе следует зафиксировать высокий уровень напряжения. Установка счетчика в нулевые состояния осуществляется подачей на вход сброса R высокого уровня напряжения, так как вход R прямой статический. Входы разрешения параллельной загрузки

инверсные статические, поэтому управляющим сигналом является низкий уровень напряжения. Для предварительной записи определенного числа в счетчик необходимо подать его двоичный код на входы D1...D4 (в ИЕ7 от 0 до 15). Для этого на вход

необходимо подать низкий уровень (на входах

и

— высокий уровень, а на входе R — низкий). Счет начнется с записанного числа по импульсам низкого уровня, подаваемым на вход

или

. Информация на выходе изменяется по фронту тактового импульса. При этом на втором тактовом входе и на входе

должен быть высокий уровень, а на входе R — низкий, состояние входов D безразлично. Одновременно с каждым шестнадцатым на входе

импульсом на выходе

, вывод 72, появляется повторяющий его выходной импульс, который может подаваться на вход

следующего счетчика. В режиме вычитания одновременно с каждым импульсом на входе

, переводящим счетчик в состояние 15, на выходе

, вывод 13, появляется выходной импульс. То есть от выводов

и

берутся тактовые сигналы переноса и заема для последующего и от предыдущего четырехразрядного счетчика. Дополнительной логики при последовательном соединении этих счетчиков не требуется: выводы

и

предыдущей микросхемы присоединяются к выводам

и

последующей. Однако такое соединение счетчиков ИЕ7 не полностью синхронное, т. к. тактовый импульс на последующую микросхему будет передан с двойной задержкой переключения логического элемента ТТЛ. Входы предварительной записи

и сброса R при каскадном соединении ИС объединяются в отдельные шины. Следовательно, счетчики можно переводить в режимы сброса, параллельной загрузки, а также синхронного счета на увеличение или уменьшение. Состояния счетчика даны в табл. 5.2., а основные параметры см. ниже:

U0вых, не более, В0,4